如果这里没有您想要的答案,可以咨询业务专员.
随着电子产业的高速发展,PCB布线越来越精密,多数PCB厂家都采用干膜来完成图形转移,干膜的使用也越来越普及,但我在售后服务的过程中,仍遇到很多客户在使用干膜时产生很多误区,现总结出来,以便借鉴。 [详细]
导通孔(VIA),这种是一种常见的孔是用于导通或者连接电路板不同层中导电图形之间的铜箔线路用的。比如(如盲孔、埋孔),但是不能插装组件引腿或者其他增强材料的镀铜孔。因为PCB是由许多的铜箔层堆迭累积而形成的 [详细]
线路板PCB加工特殊制程作为在PCB行业领域的人士来说,对于PCB抄板,PCB设计相关制程必须得熟练,通过本公司专业PCB抄板人士的分析于总结,我们专业的PCB抄板专家得出以下线路板PCB加工的特殊制程,希望能对PCB行业的人士有所帮助。 [详细]
无卤素材料有:TUC的TU883、Isola的DE156、GreenSpeed?系列、生益的S1165/S1165M、S0165等等 [详细]
什么是PC币?PC币是聚创立会员系统钱包账户的一部分,PC币的金额等同于人民币金额,PC币的主要作用就是客户可以使用PC币的钱下单时抵扣订单货款。 [详细]
首先注册聚创立会员账户,点击PCB计价,选择PCB工艺要求上传PCB文件,添加购物车等待审核后完成支付【点击查看】 [详细]
可以做,半孔直径需≥0.5mm,孔边距孔边需要≥0.5mm [详细]
我司PTH钻孔的公差为±0.075mm ,无铜孔为±0.05mm [详细]
选择PCB 板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的 PCB 板子(大于 GHz 的频率)时这材质问题会比较重要。例如,现在常用的 FR-4 材质,在几个GHz 的频率时的介质损耗(dielectric loss)会对信号衰减有很大的影响,可能就不合用。就电气而言,要注意介电常数(dielectric constant)和介质损在所设计的频率是否合用。 [详细]
避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Crosstalk)。可用拉大高速信号和模拟信号之间的距离,或加 ground guard/shunt traces 在模拟信号旁边。还要注意数字地对模拟地的噪声干扰。 [详细]
信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。 [详细]
差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。一般以前者 side-by-side(并排, 并肩) 实现的方式较多。 [详细]
要用差分布线一定是信号源和接收端也都是差分信号才有意义。所以对只有一个输出端的时钟信号是无法使用差分布线的。 [详细]
接收端差分线对间的匹配电阻通常会加, 其值应等于差分阻抗的值。这样信号质量会好些。 [详细]
对差分对的布线方式应该要适当的靠近且平行。所谓适当的靠近是因为这间距会影响到差分阻抗(differential impedance)的值, 此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的一致性。若两线忽远忽近, 差分阻抗就会不一致, 就会影响信号完整性(signal integrity)及时间延迟(timing delay)。 [详细]
在线 客服
在线客服服务时间:9:00-22:00
投诉 电话
135 4330 19287*24小时客户投诉热线
关注 微信